Transistor Capacitor

W

Willt

Guest
Ciao amici,

Ora sto studiando condensatore transistor.Mi sembra che condensatore transistor ha polarità.

Condensatore PMOS, la sua porta è il polo negativo e la sua fuga e la fonte sono i terminali positivo a condizione che la sua mole è collegato a Vdd.Condensatore NMOS, la sua porta è il terminale positivo e la sua fuga e la fonte sono i terminali negativi, a condizione che la sua mole è collegato a GND.Non so se quanto sopra è corretto.Se c'è qualche errore, si prega di commento.

Quello che mi interessa di più è come determinare la polarità del condensatore transistor.Inoltre, a parte le dimensioni dei transistor, il fattore che può influenzare la capacità del condensatore transistor?Qualsiasi orientamento sarebbe molto apprezzato.

Volontà

 
La polarità del condensatore transistor non dipende da che tipo è il transistor.
Per quanto riguarda la mia conoscenza è preoccupazione, la maggior parte non è (sempre) collegata al potere / terra.La connessione della fuga / piombo source e piombo cancello dipende dalla domanda o ckt (decisa dal progettista ckt si basano sulla simulazione).

 
Hi willttranistor di agire come condensatore, lo scarico e il terminale di origine deve essere collegati insieme per formare un terminale e la porta a formare altri terminali.ora come per la maggior parte collegarlo a terra (ntype).

U può calcolare il valore di capacitence tenendo conto della larghezza, lunghezza e cox

C = Cox * W * l.

Cox = EOX / Tox

 
Ciao:

Willt è fondamentalmente corretto.
Che cosa succede in realtà non è "polarità":

Quando abbiamo tie PMOS rinfusa a VDD (diciamo 3V), vi è una regione a bassa capacità
per tensione di gate circa al di sotto VTHP (diciamo 0V ~ 0.8V).
E per NMOS con massa legata a VSS, questa regione avviene per tensione di gate
sopra VDD-VTHN (~ 2.3V a 3V).
Teoria che sta dietro può essere trovato nella fisica dei semiconduttori (ad esempio SZE)
con tendenza alla rinfusa ottenere un po 'più sconcertante in circuiti.

Buona fortuna!

 
Non è davvero necessario che le rinfuse essere legata ai due VDD e VSS.
La maggior parte viene utilizzata per finalità di isolamento.Ad esempio, il Nwell di PMOS non è necessario essere legati a VDD fintanto che la distorsione è più positivo rispetto al Pwell.Di conseguenza, non la PWell di NMOS è necessariamente legato a VSS fintanto che ha una distorsione minore rispetto alle bias di Pwell.In questo modo, i pozzi sono isolate perchè sono invertiti-bias; NWell con più positivo e PWell con più negative.Questo è simile a reverse-polarizzazione dei diodi.Nota: Questa idea ritiene che sia fonte di PMOS e NMOS non sono legati alla loro massa.

 

Welcome to EDABoard.com

Sponsor

Back
Top