Suggerimenti per la progettazione di pompa di carica e PFD ...

G

girih192002

Guest
Ciao,

Fammi un favore?Sono progettazione & Charge pompa PFD PLL per il 1000 a 500 MHz Gamma di frequenza e ho bisogno di 0,4 a 1,5 V tunning generare tensione per ottenere dal responsabile pompa per VCO.Potrebbe ragazzi mi fornire alcune buone carte, tesi di laurea o di materiale tecnico o un link per?

Io molto grato a voi ....

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Molto Felice" border="0" />
 
È possibile leggere questi documenti come reference.Hope sarà d'aiuto.

[1]. J. Maneatis et al., Self-distorte ad alta larghezza di banda a basso jitter 1-a-4096 moltiplicatore di clock PLL Generator, IEEE J.Solid Stato-circuiti, vol.31, pp.1795-1803, Nov. 2003.
[2]. Ian A. Young, un PLL Gernerator con Orologio da 5 a 110 MHz Gamma di blocco per Microprocessori, IEEE J.Solid Stato-circuiti, vol.27, pp.1599-1607, Nov.1992.
[3]. L. e R. Dai Harjani, CMOS Switched-Op-Amp-Based-Campione e-Hold Circuit, IEEE J.Solid Stato-circuiti, vol.35, No.1, pp.109-113, gennaio ,2000.
[4]. Mohamad El-Hage e Fei Yuan, Architettura e Design Considerazioni del CMOS Pompe per la fase di carica-Locked Loop
[5]. RCchang e LCKuo, Un nuovo bassa tensione di ricarica della pompa del circuito di PLL, IEEE International Symposium di circuiti e sistemi ISCAS, Svizzera, pp.701-703, maggio 2-5,2000.
[6]. J. Maneatis, Low-Jitter processo indipendenti DLL e PLL Basato su Self-distorte Tecniche, IEEE J.Solid Stato-circuiti, vol.31, No.11, Nov.1996.
[7]. W. Rhée, Design di High-Performance CMOS-Charge Pompe nella fase-Locked Loop, in Proc.ISCAS, vol.1, pp545-548, 1999.
[8]. Esdras Juarez-Hernandes e Alejandro Diazsanchez, un romanzo-Charge CMOS con pompa del circuito di feedback positivi per PLL Applicazioni, in Proc.ICECS, vol349-352, 2001.
[9]. Shin Jae-Lee et al., A Perfect Charge Pompa con correnti di corrispondenza nella prima fase Caratteristiche-Locked Loop, in Electronics Letters, vol.36, pp.1907-1908, 9 nov.2000.
girih192002 ha scritto:

Ciao,Fammi un favore?
Sono progettazione & Charge pompa PFD PLL per il 1000 a 500 MHz Gamma di frequenza e ho bisogno di 0,4 a 1,5 V tunning generare tensione per ottenere dal responsabile pompa per VCO.
Potrebbe ragazzi mi fornire alcune buone carte, tesi di laurea o di materiale tecnico o un link per?Io molto grato a voi ....
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Molto Felice" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top