Z
zhangjunyi
Guest
ci sono lo sviluppo di un decoder MPEG-2 TS due chip con SPI / uno IDE / uno UART / RMII interfaccia ethernet uno / due smart card interface/16 po 'flash/32bit interfaccia SDRAM / pcm & spdif interfaccia audio / 3 video analogici su DAC / CEIR / due i2c / CSPI (connettersi a VFD ctrl IC a bordo) / GPIO e VCXO, JTAG, chip e modalità ctrl ATPG prova spille
ecc
ci aspettiamo di utilizzare un pacchetto 256pin QFP.ma ci sono qualcosa di difficile da fare.Vi sono molte altre a terra e il potere ha bisogno di pin, l'importo di quasi circa 1 / 3 ~ 1 / 4 di utile funzionale pin.
così stiamo pensando a come ridurre il funzionale pin del chip.è un modo per condividere tra due interfaccia.come IDE di condividere i dati con Flash pin.l'altro modo è quello di ridurre il motivo supplementare di potenza e il pin.Mi chiedo come la smart * MPEG possono essere messi in 208pin pacchetto.
chiunque sia in grado di dare qualche sugections di aiutarci a passare alla giusta direzione per risolvere il problema.è il benvenuto.
grazie
ecc
ci aspettiamo di utilizzare un pacchetto 256pin QFP.ma ci sono qualcosa di difficile da fare.Vi sono molte altre a terra e il potere ha bisogno di pin, l'importo di quasi circa 1 / 3 ~ 1 / 4 di utile funzionale pin.
così stiamo pensando a come ridurre il funzionale pin del chip.è un modo per condividere tra due interfaccia.come IDE di condividere i dati con Flash pin.l'altro modo è quello di ridurre il motivo supplementare di potenza e il pin.Mi chiedo come la smart * MPEG possono essere messi in 208pin pacchetto.
chiunque sia in grado di dare qualche sugections di aiutarci a passare alla giusta direzione per risolvere il problema.è il benvenuto.
grazie