Scrivi MODELLO per la sintesi

T

ThaiHoa

Guest
Ora sto lavorando in squadra .... Modelquindi ho bisogno di documento di insegnare a scrivere modello usando Verilog.Qualcuno ha un buon documento su MODELLO?

 
Che cosa si intende per modello di team ?????
Se ur parlare di modello di simulazione ...ci sono Lotsa docs ..ma soggette ur dice "4" sintesi??rgds
Last edited by eda_wiz il 02 Apr 2006 12:00, modificato 1 volta in totale

 
il modello non è per la verifica, ma per synthesesis invece?Non capisco.ma se si scrive modello utilizzando Verilog, non hai bisogno di molta abilità speciali.non è difficile in realtà.

 
Scrivi Modello di creare un obiettivo (caso ideale) per il team di Chip System in grado di scrivere codice RTL e utilizzare il modello come un obiettivo per la funzione di test.
Circuito -> Modello ---> SoC
\ /
\ /
Layout - -> produrre chip

 
OK ..Volevi dire su di simulazione / modello comportamentale ....
ma il titolo "Scrivi MODELLO per la sintesi" sembra essere fuorvianti ...

Bene, se siete wrting il modello in Verilog è possibile trovare libri lotsa nel forum ebook.
Raccomando
1) Il libro di Samir Palnitkar's su Verilog
2) Il libro di Bhasker Jayaram's
Last edited by eda_wiz il 02 Apr 2006 12:03, modificato 1 volta in totale

 
Credo che ciò che si intende è quello di scrivere un modello per testare il circuito di sintesi
Modello normale è behavier descrizione (ex: MCU, RAM, ROM ...)
fornire da parte del venditore di far Designer IC fare la simulazione.
se il vostro compito è quello di scrivere un modello, per scrivere un buon modello, a mio parere, non c'è bisogno di utilizzare molto complesse Verilog / VHDL sintassi, ma deve lasciare che il tuo modello può grnerate la stessa onda come chip leader (RAM, ROM ...), e il modello è solo per la simulazione, non possono essere sintetizzati.

 
Vuoi dire che per scrivere un modello comportamentale che è "il modello d'oro" in un approccio di verifica.Come lei ha descritto, da un lato si scrive un codice ad alto livello per descrivere la funzionalità del vostro sistema.D'altro canto, la scrittura di un codice sintetizzabile che viene convertito in un hardware reale.Dopo queste fasi, è possibile confrontare due modelli di verificare l'equivalenza o dimostrare che le specifiche (modello ad alto livello) soddisfa l'attuazione (codice RTL sintetizzabile).
Vi consiglio di studiare il libro seguenti:

System-On-A-CHIP DI VERIFICA: Metodologia e tecnica
Autori: Prakash Rashinkar, Peter Paterson e Leena Singh
Cadence Design Systems, Inc. KLUWER ACADEMIC PUBLISHERS

Se si cann't trovare nella E-caricamento dei libri di Electroda, fatemelo sapere per caricare lì.

Saluti,
KH

 

Welcome to EDABoard.com

Sponsor

Back
Top