RS485 "fail-safe" problema

M

Mitaka

Guest
utilizzare i sp491 (s * * ex ip) e funzionalità di fail-safe "non funzionano
aperto con alcuni ingressi di IC 0 su un ricevitore di uscita, altri 1 e alle stesse condizioni.
chiunque è avere lo stesso problema?

 
Vorrei capire.Sei sicuro non l'attuazione di una rete esterna al ricevitore?o il problema viene solo di lasciare gli ingressi ad alta impedenza?

 
essa dovrebbe dare ua logica "1" quando l'ingresso è a sinistra non

inoltre, assicurarsi che il REB 'è bassa per consentire al ricevitore (se non è possibile, si potrebbe dare ua logica "0".

 
la funzione di fail-safe "è embeded nel chip, ma su alcuni chip funziona per gli altri non.il ricevitore è sempre attivato.

 
questa è la risposta che ho ricevuto:
Il ricevitore SP485E failsafe e SP491E hanno ricevitori che in uscita
logica 1 quando gli ingressi sono estranee a sinistra.Al fine di questa funzione di
affidabile, ci deve essere nulla collegato agli ingressi.
Guardando alla vostra allegato schema mostra vi è una risoluzione 120ohm
Resistenza attraverso gli ingressi, anche alcuni diodi TVS e serie resistenze.In
configurazione che i ricevitori non sono garantiti a failsafe per logica 1.
La risoluzione sarà a breve la resistenza di A e B, le linee a zero volt
differenziale.La debolezza interna di pull-up per failsafe non sono sufficienti per
superare il corto da un resistore di terminazione.
Tutte le altre componenti, anche in modalità ad alta impedenza, possono perdere sufficiente per spingere il ricevitore oltre la soglia.Anche lungo le tracce in grado di fungere da antenna per la generazione di rumore del segnale sufficiente a superare la failsafe.
Se hai bisogno di un determinato stato di inattività, è meglio usare un altro
bias-resistenza di rete in grado di mantenere una sufficiente differenziale.

 

Welcome to EDABoard.com

Sponsor

Back
Top