ritardo Locked Loop

N

N Suresh

Guest
Ciao a tutti
Sto facendo un progetto sul ritardo Locked Loop
Voglio sapere Abt.le applicazioni specifiche in materia di DLL, che r la impt.spec'ns di DLL.
Thanku

 
ritardo ciclo chiuso utilizzato in CDR "di clock e il ripristino dei dati"
utilizzato in appication ad alta velocità in clock tree
può anche essere utilizzato come synthizer frequenza

khouly

 
Specifiche sarebbe
1) Picco-picco jitter
2) Come molte fasi di clock ur cercando di generare (90.180 o 270 gradi per ottenere una T / 4, ritardi T/2/3T/4 clock)
3) Dividere per contrastare
4) Loop Filter larghezza di banda

 
jittering consentito, larghezze di banda, velocità di chiusura, velocità di clock.
applicazione nella maggior parte dei sintetizzatori e sincronizzazione e la fase di sincronizzazione dell'orologio in FPGA's appositamente.

 
Guadagno ad anello 1.Open
Larghezza di banda di guadagno 2.unit (guadagno ad anello aperto)
3.phase rumore
4.lock tempo
e così via

 
salve!

una dll è meglio per un PLL in quanto la maggior parte delle volte richiede solo un filtro 1 ciclo dell'ordine, mentre un PLL di solito richiede un filtro di loop, che è atleast di 2 ordine.
si può vedere questo articolo.egli dà specifiche bene con una DLL.

Spero che sia utile,
Vijay
Ci dispiace, ma è necessario il login per visitare questo allegato

 
DLL utilizzati anche nella de-skew circuito o circuito moltiplicatore di frequenza.

Solo per il vostro riferimento.

Yibin.

 

Welcome to EDABoard.com

Sponsor

Back
Top