[REQ] - esperienza con FPGA con costruito nel SerDes

K

KOBIK

Guest
<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="Shocked" border="0" />il PCB e / o via cavo
Altera o Xilinx

tia

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Cosa vuoi sapere?integrità del segnale?guida alla progettazione PCB?

 
salve,

THX per la riproduzione veloce

Vorrei sapere dalle persone l'esperienza della capacità FPGA SerDes:
1.la lunghezza del PCB che il successo di guidare ( frequenza)
2.la lunghezza del cavo che il successo di guidare ( frequenza)
3.che il problema che l'esperienza con

con i migliori saluti
KOBIK

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
Ho avuto modo di sperimentare con Serdes da entrambi @ ltera e Xilinx, anche alcuni altri fornitori ASSP.In generale, tutti questi SerDes sono progettati per azionare 40 inchs backplane FR4, e tutti si incontrano, che spec.

In termini di performace, penso fornitore ASSP hanno generalmente una buona parte, per esempio Broadcom è molto forte SerDes prodotto.

Le prestazioni di SerDes @ ltera e Xilinx sono paragonabili, direi.

Tutte le opere SerDes da 1G - 3.2 Gbps

 
Salve,

Mi è stato introdotto un paio di giorni fa alla L (at) ttice dispositivi SerDes

h * t * t * p: / / www.l (at) tticesemi.com/products/fpsc/ort82g5/index.cfm

Sembravano tutti i diritti.Hanno questa cosa chiamata "pre-enfasi" che potrebbe essere facilmente modificato in SerDes e stava migliorando l'occhio diagramma di un lotto (con alcuni effetti collaterali, come un aumento della potenza consumata ...).
Essi hanno di serie velocità di trasferimento dati 0,6-3,7 Gbit / s.

Non ho esperienza con SerDes ad essere onesti, ma solo nel caso in cui questo aiuta,
Saluti,

- Maestor

 
pre-enfasi è ormai una tecnica comunemente utilizzati nei prodotti Serdes.Tutti i prodotti SerDes che ho visto hanno questa caratteristica.La pre-emphsis incrementerà parte alta frequenza del segnale, in modo da rendere migliore la qualità del segnale dopo che passa attraverso una lunga linea di trasmissione.

SerDes alcuni prodotti (come @ ltera GX) hanno anche un equalizzatore, che è seduto sul lato del ricevitore, è lo stesso principio di pre-enfasi, ma aiuta anche la pulizia del segnale.

 
maestor ha scritto:

Salve,Mi è stato introdotto un paio di giorni fa alla L (at) ttice dispositivi SerDesh * t * t * p: / / www.l (at) tticesemi.com/products/fpsc/ort82g5/index.cfmSembravano tutti i diritti.
Hanno questa cosa chiamata "pre-enfasi" che potrebbe essere facilmente modificato in SerDes e stava migliorando l'occhio diagramma di un lotto (con alcuni effetti collaterali, come un aumento della potenza consumata ...).

Essi hanno di serie velocità di trasferimento dati 0,6-3,7 Gbit / s.Non ho esperienza con SerDes ad essere onesti, ma solo nel caso in cui questo aiuta,

Saluti,- Maestor
 
Salve,

Torna al 2003, 3,2 Gbps erano ok, ma cosa dire ora?

Qualcuno ha effettivamente sperimentato su 5 Gbps con FPGA più recenti?

Con i migliori saluti

 
I think with rapiodIO technology talking about serdes is wasting time!!
 

Welcome to EDABoard.com

Sponsor

Back
Top