questione di interfaccia ad alta frequenza

J

jabidof

Guest
Ciao a tutti!

Considerando un tipico substrato FR4, l'impedenza caratteristica Z0 di una linea di trasmissione microstrip cresce come la linea larghezza diminuisce.È quindi più complicato mecanically a lavorare a un livello molto più elevata impedenza di 50Ω.Senza dubbio con questo.

Tuttavia, supponendo che si può collegare una antenna ad alta impedenza (ad esempio, 3-fili dipolo ripiegato -> Z0 = ~ 500Ω-2000Ω) a un circuito integrato con 2 durata minima bondwires.L'impedenza di ingresso è di circa l'IC 10Ω-j * 100Ω@2.5 GHz (RC modello di serie).E 'noto che il carico Q del sistema aumenta con il livello reale di impedenza.Che altro si limiti nella scelta del livello di impedenza l'antenna?E per quanto riguarda l'interfaccia ad alta impedenza livelli?

Grazie per la tua opinione!

 
Salve,
È normalmente evitare alta impedenza (questo è il termine relativo Avery) alle alte frequenze.Poiché il segnale può trovare un percorso alternativo di minore impedenza molto facilmente in reulting perdita significativa.
BRM

 
Sì, ma come ho potuto calcolare un limite superiore per le perdite viste le perdite di substrato e l'impedenza livello?

Thks [/ quote]

 

Welcome to EDABoard.com

Sponsor

Back
Top