Qual è la capacità minima di mismatch bene?

R

rockycheng

Guest
Salve,

Nel mio disegno, più condensatori di campionamento sono utilizzati in una SAR-ADC ad alta precisione.τ dovrebbe essere molto piccoli per soddisfare il requisito.Ciò significa che entrambi i R e C dovrebbe essere abbastanza piccola.Il calcolo dimostra che la C è più piccolo intorno 100fF.Ciò è possibile da attuare nel layout con buona approssimazione?E che dire della resistenza?
Thanks a lot.

Saluti,
Rocky [/ b]

 
meno le esigenze di capacità più piccola area a buon mercato.
100ff è possibile e di buone dimensioni per l'integrazione.
per le resistenze meglio avere resistenze meno di 100k
la res più piccolo.Che io sappia è di 10 ohm.

 
Hi RockyCheng,

Potete dirmi come fare per la progettazione del circuito di front-end del SAR (Sample-hold/DAC).Se uso il metodo di ridistribuzione di carica per la mia SAR, come faccio a decidere il valore di capacità e qual è il valore ottimale per disallineamenti di minimo.

Grazie

 
Un buon modo di ottenere un valore migliore layout è quello di mettere 2 tappi in serie e 2 in parallelo per ottenere layout più precisi.Ad esempio, se si deve realizzare un berretto 100 FF, che è il valore più fondamentale, è possibile mettere due fF 100 presenze in serie per ottenere un tappo di 50 FF e quindi in parallelo con una configurazione simile.Quindi, di fatto si ottiene 100fF.

Gli inconvenienti per questo è più spazio.Quindi questa tecnica può essere utilizzata per piccoli valori di tappi.Lo stesso può essere fatto per le resistenze.Se si vuole realizzare una resistenza da 10 Ohm, laici 10 resistenze da 100 ohm ciascuno in parallelo.Se si, che sono i valori più grandi, non vi è alcuna necessità di questa tecnica ......
 
Salve,
Come Vamsi ha detto che è necessario per realizzare piccoli valori di resistenze o condensatori dal layout più dita di valori di grandi dimensioni (con serie e combinazioni in parallelo).Le medie degli errori mismatch.
Le tecnologie attuali sono in grado di raggiungere / -0,1% mismatch nei condensatori.Verificare i parametri forniti dal proprio disallineamento di fonderia.E si deve verificare se questa discrepanza è ok per voi.Se tale divario non è ok per voi, allora si deve pensare alla possibilità taglio o l'aggiunta di un circuito di calibrazione per il tuo ADC.Per quanto ne so non corrispondente 0,1% è ok per una risoluzione di 8-10 bit (almeno in ADC pipeline).Non so molto di SAR ADC.

Spero che questo aiuta :)

Ravi

 

Welcome to EDABoard.com

Sponsor

Back
Top