Pull-Up Pull-Down

F

Free_Will

Guest
Qualcuno può spiegare il Pull-Up e Pull-Down fenomeno?In particolare
se stiamo utilizzando microcontrollori o elementi di logica.
Voglio dire in quali situazioni possiamo usarli? Può fare un esempio

 
Free_Will ha scritto:

Qualcuno può spiegare il Pull-Up e Pull-Down fenomeno?
In particolare

se stiamo utilizzando microcontrollori o elementi di logica.

Voglio dire in quali situazioni possiamo usarli? Può fare un esempio
 
Tutti gli ingressi inutilizzati logica deve essere cravatta livello logico adeguato.

A questo scopo possiamo usare resistenze.

Resistenza pullup collegati da un input a VCC.
Resistenza Pulldown collegati da ingresso a GND.

Peresempio se hai e cancello, ma se si vuole un solo input.
È necessario utilizzare resistenza pullup per l'ingresso non utilizzati.
Il tuo lavoro sistem dont Se si utilizza resistenza a tendina.Perché livello logico 0
inibiscono la produzione.

 
quando si dispone di un circuito integrato con uscita a collettore aperto la sua produzione può passare tra due Stati BASSA (si può affondare una certa quantità di corrente) e
Hi-Z -> agisce come non era collegato a tutti, significa che non ha alcun effetto sulla produzione.Se siete interessati di avere un alto stato logico, invece si deve aggiungere una resistenza di pull up con un terminale collegato all'uscita IC e l'altra a Vcc.

saluti

 
Se si dispone di veri Tri-logica di stato (H L Z), ossia in ricetrasmettitori bus sono stati entrambi pull-up o pull-down potrebbero essere utilizzati per prevenire le immissioni galleggianti, pull-up è la soluzione preferita per il margine di rumore in TTL compatibile circuiteria è maggiore in H di Stato che in L (che è uno dei motivi per molti "attivi" basso input

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />

)

Salute

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
Qui c'è un link con una buona spiegazione di
utilizzando Pullups / menu a discesa con le MCU PIC.

http://www.piclist.com/techref/logic/xtrapins.htmNick C.

 
Look at http://www-s.ti.com/sc/psheets/scba004c/scba004c.pdf

 
Tu no sai che sale e scende di velocità nella logica ad alta velocità.

E 'un altro punto di questo problema ....

 
Pull Up è una tecnica.In questo modo i fornitori IC fare un driver di uscita (in genere un transistor BJT) con qualsiasi carico.All'utente di selezionare un buon carico di VCC e come vuole.

 
Oh!Scusami!
Pull down è la stessa è pull up, ma è uscita a transistor PNP (PMOS).

 
Salve
se U non utilizzano un pull-up o down resistenza del perno può origine o affondare una corrente ad alta
che renderà il comportamento irregolare a causa del rumore indotto.
vedere
per i dettagli:

http://korea.maxim-ic.com/appnotes.cfm/appnote_number/551

con i migliori saluti

 
È possibile cercare questo in Google, ha molte informazioni.

 

Welcome to EDABoard.com

Sponsor

Back
Top