problema al potere di controllo a PA

R

rezaee

Guest
Salve
Ho progettato un amplificatore di potenza in classe E con 21dBm potenza di uscita e il 55% PAE Ora voglio avere il controllo di potenza (per avere potenza di uscita bassa vicino 4dBm) uno dei mio modo di vedere nei documenti sta usando array di MOSFET con dimensioni diverse, ma quando Lo faccio ad avere il potere di uscita inferiore mia PAE sarà molto bassa

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Piangi o Molto Triste" border="0" />

Non so ora cosa devo fare?per favore mi consiglia una soluzione

 
Un DC-DC regolatore lato alto è probabilmente il più efficiente
ma può non essere in grado di tollerare il rumore.

Che dire variando il duty cycle pulse / larghezza?Che
necessità di larghezza di banda in eccesso, forse, ma se si potesse variare il
larghezza di impulso sul retro, il filtro che dovrebbe trasformare in una
semplicemente segmento sine più piccoli.

Suppongo che si vorrebbe mantenere il bivio fresco, e la mensa
con il bordo d'attacco.Che potrebbero causare qualche fase
perturbazione, e si sarebbe probabilmente per controllare il leader
fase di bordo circuito chiuso per ottenere qualsiasi tipo di controllo lineare.
Avete il potere di chip di rilevamento?

 

Welcome to EDABoard.com

Sponsor

Back
Top