Posso utilizzare NAND Flash con regolare bus di memoria statica?

B

bobsanjose

Guest
Ho un microcontrollore ARM7 LPC2214 e sono stati molto soddisfatti finora.Ora ho una nuova richiesta del cliente per collegare un flash molto grande per il dispositivo.
Ecco quello che so di NAND Flash:

1.Non posso eseguire direttamente dalla NAND Flash, quindi ho bisogno di un buffer di SRAM
2.NAND Flash non è utilizzabile per il latenza breve sistemi deterministici, perché ho sempre bisogno di leggere un blocco e non a caso l'accesso a un'istruzione specifica.
3.Non è fatto principalmente per un rapido accesso, più per il costo più basso @ grande capacità
4.Non ho bisogno di esecuzione del programma fas a tutti, ma vorrei parlare, il programma / leggere il Flash NAND attraverso il bus memoria statica.

Quali sono i segnali mi serve per generare di leggere da un Flash NAND?
Quali sono i segnali ho bisogno di generare per scrivere (programma) un Flash NAND?

Ogni esperienza di possibili velocità di trasmissione dati?

Il vostro aiuto e la competenza è molto apprezzato!

BOB

 
bobsanjose,
si dovrebbe progettare una logica di collante tra CPU e memoria flash NAND di imitare NAND come Sram.
Vedere operativo il appnote 'un dispositivo NAND Flash Attraverso un FPGA',
http://www.xilinx.com/publications/xcellonline/xcell_56/xc_pdf/p062-063_56-nand.pdf

saluti,

 

Welcome to EDABoard.com

Sponsor

Back
Top