PLL: Ciclo di scivolamento rivelatore, bloccare l'individuazione, per aiutare

W

wylee

Guest
, http://www.edaboard.com/viewtopic.php?p=597721#597721

Facendo riferimento al circuito postato da safwatonline,
http://www.edaboard.com/viewtopic.php?p=597721 # 597721

Per bloccare l'individuazione,

quali sono i problemi / svantaggi di usare un ciclo di sbandamento rivelatore (ciclo scivolando rivelatore) collegato come qui di seguito?

1.Ci sarà l'individuazione false?(ad esempio: quando la stessa fase di orologi, ma diverse frequenze)
2.Come accurrate è il rivelatore?
Siamo spiacenti, ma è necessario il login per visualizzare questo attaccamento

 
Ci due diversi argomenti qui:

1.Bloccare il rilevamento
2.Ciclo di sbandamento di rilevamento

Il circuito di cui sopra individuare un unico antiscivolo.L'antiscivolo è utilizzata per il rilevamento

a.accumulare i bollettini di avere una fase synchronious frequenze di commutazione tra i 2
b.aumentare il guadagno del chargepump se alcuni scivola accumulare (solo 1 slip diminuzione di stabilità) per risolvere speedup

Blocco di rilevazione utilizzati diversi circuiti di avere vari traffici di blocco fase di gamma,
la sensibilità, ..

 
Risposta da safwatonline,Ciao wylee,
i dont avere troppe informazioni circa lo stato di blocco del rilevatore, tranne il funzionamento di base, ma è comunque quello che penso:
il ciclo di scivolamento sembra essere il bene e il modo semplice per individuare il blocco, ma ha uno svantaggio principale e che non può rilevare il blocco accuratly come in alcune applicazioni come in RDC e necessità di ottenere il blocco di rilevamento in termini di interfaccia utente e passare alla fase allineamento loop in base a tale valore (e viceversa), ma d'altra parte fa una molto semplice soluzione per non accurata, e se vogliamo un accurato rilevamento i suggerire il contatore Methode.
comunque ad essere esattamente sicuro, vi è una soluzione ovvia, che sta dando un grande segnale modello \ "utilizzando verilog-A, per esempio \" e fare un po simulazioni, questo deve essere fatto comunque \ "indovinare i \" durante la progettazione e se PLL u scelto di fare il ciclo di scivolamento Blocca Detector e poi come si può vedere non è altro che l'extra di FF \ 's u che avrebbero già dovuto prendere nel nostro modello.
dispiace che i couldn \ 't help più.
saluti

 

Welcome to EDABoard.com

Sponsor

Back
Top