per quanto riguarda problema di temporizzazione (slack), mentre synth in Xilinx

K

Kil

Guest
Ciao a tutti,

Sono di fronte problema, mentre io sto facendo la sintesi in strumento di FPGA Xilinx che mentre io sto facendo posto e via il mio posto e l'analisi post tempi rotta sta fallendo e sto ricevendo delle molle - 0,658 nsec e sto lavorando su FPGA Spartan 3E e è a bordo xc3s100e<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Piangi o Molto Triste" border="0" />

Ho bisogno di alcune linee guida generali, quando l'analisi statica non i tempi ........ hanno visto il punto esatto in cui il mio tempo sta andando male in strumento analizzatore di tempi, ma sto seguendo le istruzioni della procedura guidata di miglioramento calendario ....... ......ma io non sono conformi ai tempi ...............in qualche modo ho bisogno di cambiare i vincoli sul percorso critico in modo che io possa fissare il calendario ...........<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Piangi o Molto Triste" border="0" />

2.vi è alcun supporto max frequncy per la spartana 3e i board hanno generato 155mhz freq con DCM e suppor la DCM per questo strumento è 334mhz e ho bisogno di fissare la logica che è in cammino sia un fattore che sta effettuando i miei tempi ...... ....

può suggerire uno mi passi generale che può seguire a questo proposito .........
pdf o qualsiasi link si prega di inviare a me .....................

saluti
: Dkil

 
si potrebbe provare a dare extra requirments timing aggressivi per i tool in modo che tenta un po 'più difficile.Anche se non da un piccolo margine che può raggiungere i tuoi tempi necessari.

 

Welcome to EDABoard.com

Sponsor

Back
Top