Multi VDD e Multi Vt?

N

neo321

Guest
Ciao amici,

È possibile avere sia Multi VDD e Multi Vt tecniche applicate nello stesso disegno di ridurre il potere?

possiamo utilizzare più obiettivo e di gestire librerie di entrambe queste tecniche?

plz danno alcuni ingressi di questo ...

grazie in anticipo.

 
my 2 cents,

Sì, è possibile utilizzare sia multi-VDD e multi-Vt per risparmiare energia.

multi-VDD per risparmiare energia e dinamica
multi-vt per salvare le perdite di potenza.

con i migliori saluti,progettazione dei chip facile

http://www.vlsichipdesign.com

 
Salve,

Sì, è possibile utilizzare entrambe le tecniche.Multi VT e multi tensione cellule, entrambe sono diversi.

Multivt cellule sono differenziate secondo la classe che è vt soglia della tensione e delle perdite.Essi possono essere LVT, HVT e RVT,
vale a dire VT basso, forte e regolare VT VT rispettivamente.

MULTITENSIONE Mentre le cellule possono essere utilizzati in più di tensione di progettazione in cui vi sono diversi livelli di voltaggio domini.per esempio
Speciale cellule sono necessarie per l'attuazione di una progettazione multi-tensione.

1.Livello Shifter
2.Isolamento
Cell.3.Attiva Livello Shifter
4.Conservazione Flops
5.Sempre su cellule
6.Power Switch Gating / MTCMOS passare

Livello Shifter: Scopo di questa cella è di spostare la tensione a bassa sia ad alta così come alta a bassa.In genere e tipo buffer Levetta tipo livello cambio sono disponibili.In generale H2L LS sono molto semplici che L2H LS sono poco complesse e sono in generale più grande in termini di dimensioni (doppia altezza), e hanno il potere pin 2.Ci sono alcune restrizioni per l'inserimento di L2H livello cambio di gestire i livelli di rumore nella progettazione.Livello di cambio sono in genere utilizzati per convertire i livelli di segnale e di protezione contro perdite sneak percorsi.Con grande cura,
il livello cambio può essere evitato, in alcuni casi, ma questo sarà meno possibile su scala più vasta.

Isolamento Cell: Queste sono speciali cellule necessarie a livello di interfaccia tra i blocchi che sono arresto e sempre attiva.Essi morsetto l'output del nodo di una nota di tensione.Queste cellule deve essere collocato in un 'sempre su' solo regione e consentire il segnale della cella di isolamento deve essere 'always_on'.In un guscio di noce, una cella di isolamento è necessario per isolare galleggianti ingressi.
Ci sono 2 tipi di celle di isolamento (a) Cancellare "0" (b) Cancellare "1"

Attiva Shifter Livello: Questa cella è una combinazione di un livello Shifter e una cella di isolamento.

Conservazione Flops: Queste cellule sono flops speciale con più di corrente.Essi sono generalmente utilizzati come
un'ombra registro di conservare il suo valore anche se il blocco in cui è residente il suo arresto.Tutte le strade che portano a tale registro devono essere 'always_on' e, quindi, particolare attenzione deve essere preso a sintetizzare / luogo / loro percorso.In un guscio di noce, "Quando disegno blocchi sono spenti per la modalità sleep,
i dati in tutte le flip-flops contenute
all'interno del blocco verranno persi. Se il progettista vuole conservare Stato,
il mantenimento flip-flops deve essere utilizzato".

Il mantenimento flop ha la stessa struttura di un flop master-slave.Tuttavia, il mantenimento flop è un fumetto che fermo è collegato a true-VDD.

With the proper series of control signals before sleep, the data in the flop can be written into the balloon latch.

Allo stesso modo, quando il blocco viene fuori del sonno, i dati possono essere scritti nella flip-flop.

Sempre su cellule:
In genere, questi sono i buffer, che rimangono sempre alimentato indipendentemente dal luogo in cui vengono immesse.Essi possono essere particolari cellule o regolare i buffer.Se le cellule sono utilizzati speciale, hanno un proprio alimentatore secondario e quindi può essere collocato in ogni dove il design.Uso regolare buffer come sempre su cellule limita l'inserimento di queste cellule in una regione specifica.

In un guscio di noce, "Se i dati devono essere instradati attraverso o da blocchi di sonno attivo blocchi Se il routing e la distanza è troppo lunga o la guida di carico è troppo grande, quindi potrebbe essere necessario buffer a guidare le reti. In questi casi , sempre su buffer può essere usato. "

Potenza Gating Commutatori / Switch MTCMOS: MTCMOS sta per multi-soglia CMOS, dove basso Vt porte vengono utilizzate per la velocità e ad alta Vt porte vengono utilizzate per basse perdite.Con l'uso di Vt-transistor come header, blocchi di celle può essere spento
in modalità di stop,
in modo tale che le perdite di potenza è notevolmente ridotto.MTCMOS switch può essere implementato in vari modi diversi.In primo luogo, essi possono essere implementate come PMOS (header) o NMOS (piè di pagina) interruttori.In secondo luogo, la loro granularità può essere implementato su una cella
di livello (grana fine), o su un blocco
a livello di (grossa grano).Cioè, gli interruttori possono essere costruite in ogni tipo di cellule, o possono essere usati per spegnere un grande blocco di design standard di cellule.

Auguriamo che questo ti aiuterà.

Grazie.

HAK.

 
Grazie una tonnellata per elaborare questa risposta

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Molto Felice" border="0" />che sicuramente mi aiutano nel mio disegno ....
quindi suppongo che posso tranquillamente utilizzare entrambe le tecniche contemporaneamente nel mio disegno di rito?...

grazie di nuovo ..

 

Welcome to EDABoard.com

Sponsor

Back
Top