modo per diminuire la tensione di uscita Ondulazione?

W

wonbef

Guest
hi, tutti:
come una nuova, ora sto progettando un dc-dc convertitore con VFM impulso di controllo, e tutti i dispositivi sono integrati nel chip (induttanze e condensatori di uscita non incluse).se l'uscita condensatore (filtraggio cap) è la stessa, come per diminuire il ripple della tensione di uscita?ringrazio molto.

saluti,

 
Il modo più efficace di diminuire ondulazione in uscita switchmode convertitore DC-DC è quello di utilizzare i filtri LC.Altra opzione, anche se non così efficace come LC, è l'assunzione di condensatori a basso ESR e collegare vari tipi di condensatori a coprire una più ampia gamma di frequenza.
Saluti,
IanP

 
ciao, IanP,
la ringrazio in primo luogo!

in questo convertitore, blocchi principali (generatore di riferimento, errore amplificatore, oscillatore, VFM controllore,
il potere e SR SW, ...) inclusi.se l'induttore e condensatore esterno sono immutate, come questi blocchi interna influenza l'output ripple, e come migliorare la loro?grazie in anticipo.

saluti,

 
Come switchmode circuito passa da OFF ON per il solo componenti che hanno influenza sul livello di ondulazione sono esterne induttore (s) e condensatore (s).
Forse non sono a conoscenza di qualcosa, ma non vedo alcun modo in cui si sarà in grado di diminuire il livello di ripple miglioramento nel design dei circuiti di commutazione.
Vedere le forme d'onda al di sotto ..
Saluti,
IanP

 
ci sono un sacco di rumore fonte SMPS, come terreno di rimbalzo, il feedback acustico, il rumore di commutazione ....Ma in generale, la SMPS è un circuito chiuso di campionamento
dei dati del sistema, che è proprio come PLL.rumore in loop, tranne il nodo di uscita saranno ridotte dal circuito di feedback, che è passa-basso.
Tuttavia, il rumore dovrebbe essere il primo idenfied dove è generato in SMPS,
di solito controllo ur VCC
e GND, feedback percorso,
la compensazione della rete sarà utile come il primo passo nella debuging ur SMPS.

speriamo che questo aiuto

 
In adition alle precedenti risposte, si può considerare la adition di un regolatore lineare Post

 
Conversione di frequenza anche svolge il proprio ruolo e permettono di giocare con i requisiti a basso ESR capasitors, che sono paragonabili nel prezzo, con il passaggio di chip del controller.E 'possibile utilizzare diversi capasitors in parallelo per ridurre derivanti ESR.

 
è possibile utilizzare Muti fase orologio per generare la tensione di uscita

 
C'è un problema nel collegare più di disaccoppiamento per
un'ampia gamma di frequenza in parallelo?

supponiamo che ci si connette 10uF, 0.1uF, 1NF in parallelo.I condensatori è diverso SRF.È la combinazione di condensatori in parallelo può quindi contribuire a provocare danni?

Grazie,
Jim

 

Welcome to EDABoard.com

Sponsor

Back
Top