modalità di utilizzo di SystemC del flusso di progettazione di FPGA

U

umairsiddiqui

Guest
Come usare SystemC nel flusso di progettazione di FPGA, (qualsiasi progetto di esempio ..., libro)
Chiedo informazioni su SystemC (SpecC), come (alcuni strumenti) per SystemC sono disponibili gratuitamente e con rispetto o openvera.

inoltre come SystemC l'installazione per il flusso di FPGA ...indolore per la progettazione e la verifica??

 
SystemC è un sottoinsieme sintetizzabile può essere chiamato RTL SystemC ..è possibile utilizzare uno strumento chiamato (sc2v) per tradurre questa RTL a Verilog che può essere sintetizzato in FPGA.Un'altra cosa, è che se il chip FPGA comprende ogni core del processore, come (MicroBlaze), SystemC può essere utilizzato come normale C per la programmazione di questo nucleo, se u avere il compilatore appropriato.

Un esempio di progettazione di sistemi completi con SystemC è disponibile su OpenCores.I ragazzi utilizzato (sc2v) strumento gratuito per convertire i loro SystemC di Verilog sintetizzabile.

Sugli strumenti, se si usa Linux, la cosa migliore è quello di costruire il programma scaricabile librerie SystemC su GCC.poi basta compilare SystemC semplice come compilare C .

Se si utilizza Windows, è possibile fare lo stesso su Cygwin, o utilizzare MS VC 6.0.

 
si può leggere su SystemC in "A primer SystemC" libro di J. Bhasker
Potete trovare questo libro in upload ebooks / sezione download di questo forum

 
salve

Ho usato Active-HDL 6,3 per simulare il dispositivo in SystemC a livello comportamentale - grande strumento.
ma vorrei chiedere cosa compilatore o uno strumento può essere usato per immergere il progetto in FPGA?
Sono tutti strumenti gratuiti di lavoro in Windows?

 

Welcome to EDABoard.com

Sponsor

Back
Top