Metodologia: da FPGA per ASIC?

Q

qualunque cosa

Guest
Come convertire la FPGA per ASIC in modo rapido, agevole ed efficiente?

Thx in anticipo.
Ultimo a cura di qualsiasi data 14 maggio 2002 16:25, edited 1 volta in totale

 
qualunque ha scritto:

Come convertire la FPGA per ASIC in modo rapido, agevole ed efficiente?

Thx in anticipo.
 
@ ltera e Xilinx hanno lo stesso percorso di aggiornamento, come ha detto jetmarc

 
Salve,
È possibile fornire il proprio programma di file sul venditore FPGA, e lui farà il resto le cose.E il ASIC dalla FPGA ha le stesse prestazioni come FPGA è stato progettato.
Se si vuole un vero ASIC,
dovete scegliere una fonderia e altri preziosi strumenti e un sacco di tempo per farlo.

 
Provare a scrivere pulito synthesizable sincrono progettazione VHDL / Verilog codici che possono essere portati su più piattaforme e implementazioni multiple.

Prendete lo stesso pezzo di codice Verilog e VHDL e retarget di ASIC
cellule con un minimo o nessun cambiamento nel codice.

 
sì,
Sono d'accordo con cbh1024
se il codice è scritto "portatili"
può essere sia in sintesi FPGA o ASIC
(tranne il venditore componente esempio)

 
Nessuno ha provato il percorso FPGA venditore ASIC a fare?
Potrebbe condividere con noi il rapporto prezzo / tempo di partecipare?

 
Fatta eccezione per scrivere il codice synthesizable pienamente,
attenzione alle SRAM parte, se si utilizza un buffer interno SRAM / FIFO.Devi
prendersi cura dei tempi per ottenere il risultato corretto.

 
Ma penso che il tipo di codifica FPGA e ASIC sono qualcosa di diverso.Così può essere per alcuni motivi per scrivere un po 'di codice, ma non sono adatte per l'altra.

 
Si dovrebbe ridurre al minimo le variazioni tra FPGA e ASIC.La progettazione delle partizioni in modo che le modifiche vengano effettuate solo per i moduli necessari,
per esempio.specifici nuclei, i moduli di RAM e clocking logica.Come quello che 'cbh1024' ha detto, scrivere il codice più portabile possibile.E 'molto sforzo di ridurre al minimo la verifica.

 
Leon può essere un buon esempio di codice per portatili ASIC e FPGA utilizza.Naturalmente, vi sono alcune tecnologie per la progettazione primitiva in un file separato che consentano la portabilità e la tecnologia di manutenzione più facile.

Leon supporta un sacco di fornitore di strumenti e FPGA / ASIC tecnologie attraverso alcune tecnologie / venditore dipendente file, anche se il nucleo è ancora leon molto pulito, e indipendente (almeno) utilizza la tecnologia.

ntxp

 
Il mio studio personale sul ASIC FPGA per la migrazione sarà basata su
tecnologie che saranno utilizzate.
Fondamentalmente gatearray la linea di prodotti offerti dalla maggior parte della fonderia
sarà 0.25um o superiore.Solo il livello delle cellule possono avere la state-of-the-art trasformazione servizio.

Come risultato,
i tempi saranno una delle principali preoccupazioni.Naturalmente la blockRAM in XILINX è difficile da essere incluso nel servizio gatearray se vi
sono un sacco di progettazione casa può fare la netlist e RTL-off segno per voi.

Credo che non vi è ancora un grande spazio per utilizzare la FPGA a basso costo
come quelli in ACTEL / @ ltera / XILINX.Quindi, prima di saltare al ASI,
produzione volumn sarà il fattore principale.

Questa è la mia opinione personale.

 

Welcome to EDABoard.com

Sponsor

Back
Top