L
lipkai
Guest
Ciò che definisce la frequenza massima e minima di ingresso del PLL?
È il VCO Tuning Range o la larghezza di banda ad anello o qualcos'altro?
Ho letto questo da qualche parte (non ricordo la fonte esatta):
"L'uso della frequenza di riferimento superiore (Fr) offre l'opportunità di ampliare la larghezza di banda loop e un miglioramento significativo nella velocità di commutazione a causa della veloce fase di rilevatore di frequenze."
Riesco a capire ampliare la larghezza di banda ciclo aumenterà anche la velocità di commutazione, ma non con una frequenza veloce rilevatore di fase hanno nulla a che fare con la velocità di commutazione?Supponendo che abbiamo un PLL con la stessa larghezza di banda del ciclo, non l'aumento del risultato frequenza di riferimento in tempo di commutazione veloce?
Grazie.
È il VCO Tuning Range o la larghezza di banda ad anello o qualcos'altro?
Ho letto questo da qualche parte (non ricordo la fonte esatta):
"L'uso della frequenza di riferimento superiore (Fr) offre l'opportunità di ampliare la larghezza di banda loop e un miglioramento significativo nella velocità di commutazione a causa della veloce fase di rilevatore di frequenze."
Riesco a capire ampliare la larghezza di banda ciclo aumenterà anche la velocità di commutazione, ma non con una frequenza veloce rilevatore di fase hanno nulla a che fare con la velocità di commutazione?Supponendo che abbiamo un PLL con la stessa larghezza di banda del ciclo, non l'aumento del risultato frequenza di riferimento in tempo di commutazione veloce?
Grazie.