massimo PLL e la frequenza di riferimento minima di ingresso

L

lipkai

Guest
Ciò che definisce la frequenza massima e minima di ingresso del PLL?
È il VCO Tuning Range o la larghezza di banda ad anello o qualcos'altro?

Ho letto questo da qualche parte (non ricordo la fonte esatta):
"L'uso della frequenza di riferimento superiore (Fr) offre l'opportunità di ampliare la larghezza di banda loop e un miglioramento significativo nella velocità di commutazione a causa della veloce fase di rilevatore di frequenze."

Riesco a capire ampliare la larghezza di banda ciclo aumenterà anche la velocità di commutazione, ma non con una frequenza veloce rilevatore di fase hanno nulla a che fare con la velocità di commutazione?Supponendo che abbiamo un PLL con la stessa larghezza di banda del ciclo, non l'aumento del risultato frequenza di riferimento in tempo di commutazione veloce?

Grazie.

 
se il rapporto di divisione è un numero intero, la frequenza di riferimento deve essere divisa per la frequenza di uscita.
In caso contrario, si usa la frequenza di riferimento il massimo possibile per prestazioni acustiche migliori fase.
Tempo di commutazione è deciso da: larghezza di banda del ciclo, il fattore di smorzamento, il deviration.it frequenza non importa con frequenza di riferimento.

Se si dispone di frequenza di riferimento più ampio, è possibile impostare una larghezza di banda larga, in modo da poter ottenere più velocemente di commutazione.

 
Salve

Sì, Immaginate la vostra frequenza è 1GHz, il periodo sarebbe 1ns e in 10ns, le possibilità di ingresso 10 volte, dando al PD, diciamo, 10 possibilità di fissare la frequenza VCO.Ora aumentare la frequenza di ingresso a 10 Ghz, il periodo è 100ps, e in 10ns, le possibilità di ingresso di 100 volte, dando il PD 100 possibilità di fissare la frequenza VCO.

Hope it helps!

 

Welcome to EDABoard.com

Sponsor

Back
Top