layout problema sul ridimensionamento della PAC nel dac

S

stocol

Guest
Ciao a tutti,
una tassa-DAC ridistribuzione è necessario a mio design.
il condensatore scala è 32/31 volte la dimensione del capcitor unità,
per ottenere una buona corrispondenza, come progettare il layout?
suggerimento ur apprezzato.

 
stocol ha scritto:

Ciao a tutti,

una tassa-DAC ridistribuzione è necessario a mio design.

il condensatore scala è 32/31 volte la dimensione del capcitor unità,

per ottenere una buona corrispondenza, come progettare il layout?

suggerimento ur apprezzato.
 
mostrato come mostrato nella foto
Ci dispiace, ma è necessario il login per visitare questo allegato

 
yeah
Voglio solo far notare che cosa significa 'condensatore scaling'
nel mio disegno, che il condensatore è 32/31 volte la dimensione del 1LSB condensatore

hi protonixs:
1LSB condensatore è 100fF, e non può essere diviso in 32 parti per la precisione processo.se scelgo un grande 1LSB capcitance, la matrice cap consumerà area molto più grande e frequenza di campionamento cade

 
32C/31 = 1 / (31/32C) = 1 / [(16/32c) (8/32C) (7/32C)], 32C / 7 = 4C (4C / 7)

e 4C / 7 = 1 / [(1/4C) (2/4C) (4/4C)],

16/32C = 1/2c: due tappi (1LSB) collegare in parallelo
8/32C = 1/4C: quattro caps (1LSB) collegare in parallelo
4C / 7: collegare il 4C e 2C e 1C in serie

Di conseguenza, è totale solo bisogno di 17 caps unità.

 

Welcome to EDABoard.com

Sponsor

Back
Top