inverter CMOS

D

dBUGGER

Guest
Ciao a tutti,
Che cosa accadrebbe se si scambiano le posizioni dei PMOS NMOS e transistor in un inverter CMOS.Sarà ancora questo lavoro come un inverter adeguato.Qualcuno può spiegare in dettaglio?Grazie

Con i migliori saluti,

 
No, funzionerà come un buffer dopo NMOS e PMOS scambio.Ma ancora l'operazione wouldnt essere ferroviario alla ferrovia come NMOS trasmette un '1 'debole' e PMOS trasmette un debole '0 '.

 
ci sarà una soglia perso quando trasmette da 0 PMOS o trasmettere dal 1 NMOS.

 
Se si interscambio le posizioni dei transistor NMOS e PMOS in un invertitore CMOS,
diventerà un buffer,
e non il buffer è così buono, perché il livello di uscita massimo alto sarà VCC - VTT
(VTT è la tensione NMOSFET del limite), output minimale basso livello sarà
VSS vtp (VTP è la tensione PMOSFET del limite).
Questa è la ragione che, in un buffer di elettronica digitale
è composto da due inverter, perché la tensione di uscita
Chiudere VCC o GND.

con i migliori salutidBUGGER ha scritto:

Ciao a tutti,

Che cosa accadrebbe se si scambiano le posizioni dei PMOS NMOS e transistor in un inverter CMOS.
Sarà ancora questo lavoro come un inverter adeguato.
Qualcuno può spiegare in dettaglio?
GrazieCon i migliori saluti,
 
Esso fungerà da un buffer male con potenze che vanno da Vdd - Vt a Vss Vt

 

Welcome to EDABoard.com

Sponsor

Back
Top