Il sovracampionamento ADC richiedono S / H circuito?

E

ee484

Guest
Ciao, non Delta-Sigma ADC richiede S / H circuito?(Tempo discreto)

Qualsiasi riferimento buono?

 
No, in quanto il circuito di DS è già di campionamento del segnale in ingresso.

 
Essa può dipendere il circuito, in caso di esplicita S / H o T / H stage è obbligatorio.In un'analisi astratta di elaborazione del segnale, il campionamento del segnale di ingresso è implicito con modulatori DS discreto tempo comunque.Quindi sono d'accordo.

 
Sono d'accordo che esso richiede AAF, ma S / H come pure?
Chiunque può raccomandare di carta / tesi di laurea che utilizza S / H per modulatore DS?

 
is often shown as first stage in a discrete-time DS ADC block diagrams.

Non mi ricordo un circuito con esplicita S / H, ma il tempo di campionamento
è spesso indicato come prima tappa di un tempo discreto diagrammi a blocchi DS ADC.
.

Questo è il caso ad esempio in Rabii / Woley Il disegno di bassa tensione, sigma a bassa potenza modulatori delta.Il circuito effettivamente utilizzati per la loro attuazione sperimentale, è un integratore di SC differenziale come prima fase con due ingressi, uno per il segnale e uno per il feedback.

, as I mentioned.

Questo è un esempio del circuito
di DS è già di campionamento del segnale in ingresso,
come ho già detto.

a S/H, if you like.

Dal punto di vista della progettazione di circuiti, direi, il S / H fase è omessa, ma si può dire, l'integratore di SC è
una S / H, se vi piace.

 
Condensatore campione Switch circuito il segnale già.Penso che non ha bisogno nella fase S / H.

 

Welcome to EDABoard.com

Sponsor

Back
Top