FPGA utilizzato per implementare un orologio digitale

C

chief

Guest
Quali sono i vantaggi concreti utilizzando FPGA per realizzare un orologio digitale hanno rispetto ad altri metodi.

 
Non ho mai sospettato ci sono

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sorriso" border="0" />FPGA sono buoni per le applicazioni esigenti per la loro velocità, la configurabilità, e molte funzionalità aggiuntive.
Per semplici applicazioni come l'orologio è possibile utilizzare un uC molto semplice e poco costoso,
programma che sia in C o Assemblea o addirittura Buzzcom, e il gioco è fatto in un giorno o due.A mio parere non ci sono vantaggi nella costruzione di un orologio con FPGA, e forse tranne che per scopi didattici.

Cheers, Yego

 
Potrai imparare a lavorare con FPGA, questo è quello che mi viene in mente

 
Quando si implementa un algoritmo in hardware, ci troviamo di fronte con il compromesso tra prestazioni e la flessibilità.ASIC, che possiede il vantaggio di un basso consumo energetico e ad alta velocità, è progettato solo per un compito specifico.DSP, che può essere programmato per implementare le funzioni diverse, richiede molti cicli di clock per completare un compito.FPGA si trova nel mezzo dei due estremi.E 'configurabile e di parallelismo può essere sfruttata per raggiungere velocità elevate.Oltre alla flessibilità e prestazioni elevate, FPGA ha due vantaggi: facile implementazione di
look-up table (LUT) e precisione differenti possono essere facilmente alloggiati presso i vari nodi del sistema in modo tale che la trasformazione richiesta è esattamente realizzato.

- Moorthi

 

Welcome to EDABoard.com

Sponsor

Back
Top