Eventuali considerazioni particolari per la progettazione di un comparatore?

J

jordan76

Guest
Voglio la progettazione di un comparatore ad alta velocità (circa 1ns (at) 1.2V/150C per 0.15um processo).
L'oscillazione massima di ingresso è 100mV, tensione di ingresso comune è VCC.
L'uscita dovrebbe essere pieno swing.

Vincolo Design: velocità, potenza, area

simulazioni di ciò che devo fare oltre al. dc e. TRAN simulazione di garantire suo lavoro di prima?

Grazie in anticipo!

saluti,
jordan76

 
Credo offset e tangenti dovrebbe essere considerare attentamente troppo.

 
Kyrandia,

Grazie per la risposta!Sono d'accordo con te, ma potresti dirmi qualcosa in più in dettaglio di come simulare offset e l'effetto contraccolpo in HSPICE?

saluti,
jordan76

 
Per confronto, l'offset provengono principalmente da mismatch.Non può essere simulato, ma può essere calcolato.La fabbrica fab dovrebbe fornire il parametro connessi.

Per simulare le tangenti, la sorgente di ingresso non deve essere l'ideale.Queste dovrebbero avere impedenza.

 
Kyrandia è giusto per la simulazione del rumore contraccolpo.Tuttavia, in ciò che riguarda l'offset, probabilmente dimenticato che si può (e dovrebbe) fare simulazioni di Monte-Carlo.

 
Grazie a Kyrandia e maxwellequ!

Qualcuno potrebbe darmi alcuni semplici esempi di spezie ponte sulla tangente e offset problemi?Grazie in anticipo!

saluti,
jordan76

 
Dipende dalla vostra applicazione, se si progetta un confronto nella sub-ADC i.5bit/stage pipelined ADC utilizzando RSD, forse i limiti di offset è molto più rilassata.

 
Aggiungendo le fonti di tensione a 10K resistenze

eyes146 (at) hotmail.com

 
È inoltre opportuno verificare la sensibilità di confronto.si swing ingresso max è solo 100mV, non è molto grande.
E anche se l'oscillazione di ingresso è di piccole dimensioni, la velocità di confronto sarà lenta.Quindi è meglio utilizzare un pre prima di confronto.

 

Welcome to EDABoard.com

Sponsor

Back
Top