domanda su specchio attuale?

W

wanily1983

Guest
Hi, guys<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Interrogazione" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />

: il degration fonte resistore può ridurre il divario dello specchio in corso, uno dei motivi è che questo metodo può diminuire la differenza di Vds, qualsiasi altra ragione?o qualche ragione dal punto di vista del layout?speranza per la risposta ur.
saluti
wanily
Last edited by wanily1983 il 17 gen 2006 15:03, modificato 1 volta in totale

 
anche in termini di layout qualsiasi dispositivo addtional non è che ok ... rende il circuito più grande, ma in casi sertance rende l'ambiente simile ... e thats good

 
hi, Syukri
ma usa sempre manichino per rendere la corrispondenza delle cellule.
chiunque altro ha una spiegazione?

 
La ragione di un resistore degenerazione in uno specchio attuale non è per disallineamenti.Il motivo è solo quello di aumentare la resistenza di uscita.

E 'il testo, vedrete che la resistenza di uscita di uno specchio singolo transistor corrente è Ro, e quando si applica un Rs degenerazione fonte resistenza, la resistenza di uscita diventa gmRoRs.

Si noti che si può confondere la questione della riduzione mismatch con gli amplificatori fonte comune.In un amplificatore comune di origine, è possibile ridurre il divario con degenerazione di origine, in quanto riduce la dipendenza da GM, tuttavia questo non è il caso attuale specchi.

Hope this helps

 
Non sono d'accordo con degenerazione dipswitch.source a specchio di corrente è utilizzato per ridurre l'effetto di disallineamento tra il parametro transistor.

 
Lo scopo della resistenza di degenerazione sorgente in specchio di corrente è duplice.In primo luogo, esso riduce l'effetto di mismatch.In secondo luogo, aumenta la resistenza di uscita del generatore di corrente.

 
In realtà, huojinsi è corretta in quanto riguarda la tecnologia bipolare: utilizzando le resistenze di basso valore (e ben si accompagnano resistenze, ovviamente) si riduce mismatch.

Tuttavia, con MOSFET, non vi è alcun miglioramento nella corrispondenza.E se uno non sta attento, l'inadeguatezza delle piccole le resistenze stessi saranno effettivamente moltiplicato per GM, e può portare a un aumento mismatch!

 
Credo che sia giusto dipswitch.Nel caso in cui BJT, il resistore collegare l'emettitore è per ridurre il divario di Is e nel caso in cui MOS, non ha questo miglioramento.per entrambi i casi, si può incraese la resistenza di uscita.

 
it decrease the noise

Non sono sicuro, ma credo
che diminuire il rumoreAggiunto dopo 2 minuti:in realtà ho una domanda: la deg l'.la resistenza è una resistenza comune nei due rami causa se io resto credo che ci saranno ulteriori disallineamenti "nel caso in cui due resistenze utilizzate"

 
Aumenta la resistenza di uscita riduce l'effetto di disallineamento tra il parametro transistor.Sono lo stesso caso.

 
Questo metodo è ampiamente utilizzato la tecnologia bipolare per correnti aumentano di corrispondenza.Ma in tecnologia MOS con resistenza di degenerazione sorgente non è situable, perché Rs prodotto * GM * Ro Ro è inferiore per singolo transistor (se u non utilizzare Rs nella gamma megohm).Per aumentare la resistenza di uscita è meglio usare a basso rapporto W / L o connessione cascode.

 

Welcome to EDABoard.com

Sponsor

Back
Top