Domanda su conduzione FET sincronizzazione in buck sincrono

A

analog_match

Guest
In un buck sincrono quando il FET sincronizzazione conduce, la corrente dovrà flusso da GND fino alla fuga, perché la corrente scorrerà in quella direzione.Affinché ciò accada lo scarico dovranno essere più negativo che la fonte.È questa la spiegazione corretta.Sono di solito usato per vedere NMOS fuga a più alto potenziale di src e la corrente che fluisce dalla fuga di src.

 
Semplicemente assumere un pressoché costante per RDSON | Vds | <<Vgs, soglia.La polarità Vds non importa in questa regione.
Per Vds <-0,5 V, il diodo substrato inizia a condurre, naturalmente.

 
you got it.

il trucco è di sapere quando diodo corpo inizia a collegare in modo da poter rapidamente accendere il mosfet ..

Mr.Cool

 
I guess what y'all stanno dicendo è quanto il FET è nella regione lineare quando su di esso si comporta come una resistenza e il flusso di corrente può essere in qualsiasi direzione.Grazie per un aiuto su questo.

 
No, non è in regione lineare.

Il dollaro ottima sincronizzazione non è così grande perché hai tempi morti per la FETs ... così, quando il prefetto serie va avanti, si ottiene un picco di corrente momentanea grandi passare attraverso il fet shunt.-dando grandi perdite di commutazione per il fet shunt

 

Welcome to EDABoard.com

Sponsor

Back
Top