distribuzione di carica AD Converter

S

snoop835

Guest
Hi Guys,

Io sono la progettazione a 8-bit SAR convertitore basato sul diario di seguito.(vedi file allegato)

Qualcuno può gettare un po 'di luce sul modo di decidere il valore del condensatore per il campione-hold circuito.C'è un buon riferimento o linee guida di progettazione per questo circuito?

Salute!
Ci dispiace, ma è necessario il login per visitare questo allegato

 
il valore della capactor possono essere diversi PF, si dovrebbe simulare il circuito.
e si considera, inoltre il capactor parassiti.

saluti

 
Il problema principale è KT / rumore C.
prestare attenzione a non più grande di 1 / 3 dei bit meno

 
Per un semplice 8-bit ADC, kt / rumore C non dovrebbe essere un problema.Si dovrebbe prenderla in base alla corrispondenza.Come una seconda riflessione, anche di corrispondenza non deve essere un problema: ecco perché è ancora una volta, un convertitore 8-bit.

 
pf diversi è sufficiente per voi per realizzare una risoluzione 8bit.Penso che la chiave è la mancata corrispondenza della PAC e la compensazione del confronto.

 
Voglio la progettazione di un ADC 10bit 50kHz sar a bassa potenza, qualcuno può darmi qualche consiglio o riferimento?

 
è possibile fare riferimento al libro di David Johns & Ken Martin.si stava discutendo la distribuzione di carica ADC.

 

Welcome to EDABoard.com

Sponsor

Back
Top