CPLD 4 Stato di macchina

V

vaf20

Guest
salve
che sono d'accordo con le seguenti modalità:
"CPLD che ben si adatta alle complesse, le macchine ad alta performance di Stato".
Ho dubbi b w / FPGA e CPLD per attuare un progetto come una tipica unità di controllo.
unità il mio progetto di controllo includono solo grande macchina dello Stato.
ogni commento o aiuto
gracias

 
Dubito che CPLD avere vantaggi specifici su FPGA per l'attuazione statemachines ..dove l'hai preso quel commento?
Last edited by eda_wiz del 06 Apr 2006 16:16, modificato 1 volta in totale

 
Credo che usare CPLD per l'attuazione della macchina dello Stato può essere più semplice di FPGA, perché non si può aggiungere vincoli

 
Penso che questa dichiarazione sulla "PERFORMANCE DI BASE CPLD STATO MACCHINE" era vero 10 anni fa ..Dove il EPLD erano più veloci molto più FPGA ..Sto parlando di un 7ns t
/ giorno ..Quindi c'è stato un concorso per la produzione di
FAST Elpd per controllare BIG PROCESSOR BUS ..FPGA non sono stati presi in considerazione per questo solo USO ..essi erano troppo lenti!

 
tnx amici
Voglio sapere per la visualizzazione SOLO il machin più grande dello stato può essere attuare su CPLD Xilinx!?ciò che la CPLD Xilinx bigest-industriale e commertial-?
gracias

 

Welcome to EDABoard.com

Sponsor

Back
Top