Come stimare l'area layout del transistor di potenza?

S

Shaq

Guest
Cari tutti,

Suppongo che la mia dimensione dei transistor di potenza è w = 900um l = 0.7um
Se uso la cialda di "stile" del metodo di disposizione, come faccio a determinare l'area della disposizione dei transistor di potenza?

(la spaziatura in un contatto al cancello poli è 0.4um, il min. cancello Poly è 0.5um)

 
Avete intenzione di disegnare la potenza MOS con quante dita (m =?)

 
jttzeng ha scritto:

Avete intenzione di disegnare la potenza MOS con quante dita (m =?)
 
Solo fare un po 'di matematica.Non so quanto grandi siano i tuoi contatti, ma se sono ,4 x.4.Se si effettua il layout di 10 righe di 10 dita ciascuna, più magari un manichino su ciascun lato, allora dovrai ,7 * 12 = 8,4 um di lunghezza cancello totale.Per l'area compresa tra porte, avrete ,4 su ciascun lato del contatto più ,4 per il contatto = 1,2 um.Avrete 12 1 di questi così 13 * 1,2 = 15,6 um.Larghezza totale saranno quindi 15,6 8,4 um = 24 um largo.Altezza sarà di 9 UX 10 righe = 90 um.Probabilmente si desidera aggiungere circa il 10-20% di questo numero per la spaziatura tra le righe, in modo da renderlo 105 um.Superficie totale saranno quindi 105 x 24.È così che si può calcolare che per ottimizzare .... però si vuole che sia, utilizzando il valore corretto per porta a contatto con la distanza più larghezza di contatto.

 

Welcome to EDABoard.com

Sponsor

Back
Top