Come misurare il ritardo di propagazione del comparatore di hspice

Uso. Affermazioni misura.U è possibile trovare alcuni esempi in HSpice manuale.

cinch

 
necessità di misura dal 50% di input output in aumento al 50% in aumento o in modo simile per fronte di discesa.Seconda forza del NMOS e PMOS della fase finale, in aumento o in diminuzione prop ritardo sarà deciso.
Per le misure u can see a diff del timestamp quando | Vout-Vin | = 0 per la prima volta e 2.U avranno la possibilità di dare alzarsi e abbassarsi separatamente.
Spero che questo aiuti.

 
È possibile leggere in Avanwave o utilizzare il seguente codice:
(Ho portato il tutto nel caso in cui si desidera utilizzare:

"
. meas tran v Trig tplh_b1ar (a) td = 20ns val = 'VDD / 2' cross = 1
Targ V (out) td = 20ns val = 'VDD / 2' cross = 1
. meas tplh_a1bf TRAN Trig v (b) td = 30ns val = 'VDD / 2' cross = 1
Targ V (out) td = 30ns val = 'VDD / 2' cross = 1
. meas tplh_a1br TRAN Trig v (b) td = 50ns val = 'VDD / 2' cross = 1
Targ V (out) td = 50ns val = 'VDD / 2' cross = 1
. meas v Trig TRAN tplh_b1af (a) td = 60ns val = 'VDD / 2' cross = 1
Targ V (out) td = 60ns val = 'VDD / 2' cross = 1
. meas avgpower TRAN potere da AVG = 1ns a = 80ns
. meas potenza MAX tran peakpower da = 1ns a = 80ns
"

Check: http://ece.ut.ac.ir/Classpages/S87/ECE445/ElecDig% 20 -% 20Resources/hspice-example.pdf

per il link

salute

 

Welcome to EDABoard.com

Sponsor

Back
Top