Come fare setup fanout high net per la rete di reset in DC?

H

hgby2209

Guest
Qualcuno potrebbe dirmi come far albero reset come l'orologio (creat_clock set_dont_touch_network) che non ha alcun tampone inserito poi lasciare che lo strumento back end per inserire buffer come CTS?

Avevo fatto nel modo seguente, ma è fallito.

set_ideal_network [upads get_pins / ureset_pad / D]
set_dont_touch_network [upads get_pins / ureset_pad / D]

Qualcuno potrebbe dirmi il metodo corretto?

 
forse si può usare "set_ideal_net" invece di "set_ideal_network".
Buona fortuna!

 
Inoltre, si dovrebbe prestare attenzione alla differenza tra "get_pins" e "get_ports"

 
Il sintomo non è:
attributo della rete di reset è dont_touch & ideal_network, e non di buffer, che sembra giusto, ma in ingresso di reset ogni sottomodulo's pin tutti hanno un buffer.
Qualcuno potrebbe dirmi come lasciare che il buffer che nel pin del sottomodulo di ingresso scompaiono, allora la rete di reset del buffer veramente libero.
O è normale?

 
Il metodo seguito è giusto!

set_ideal_network [upads get_pins / ureset_pad / D]
set_dont_touch_network [upads get_pins / ureset_pad / D]

E 'venuto meno a causa del mio circuito di reset è posedge grilletto, ma la mia biblioteca basta FF trigger negedge, quindi in ogni sub-block hanno tutte un inverter
......

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top