Come determinare la L di un disegno

D

devop

Guest
salve
la maggior parte dei libri di spiegarci come fare a determinare il W / L, Come è possibile determinare la L? quello che avrei dovuto considerare di più? Ad esempio: per un processo 0.35um, avrà la durata della maggior parte dei MOSFET da 0,35 per dispositivo analogico?
grazie in anticipo

 
L è determinato tenendo conto di fattori come la corrispondenza Transistor, impedenza di uscita necessario, la capacità del transistor.

 
grazie aryajur
escludendo i fattori particolari, come risultato ad alta impedenza in un grande L. ......
per la maggior parte dei MOSFET, c'è una regola empirica?

 
Se si desidera una buona corrente di corrispondenza specchi, la L deve essere grande, se si vuole Vgs poi fare in modo che corrisponda L piccoli.Per non corrispondenti applicazioni rendono L almeno 10 volte il ΔL per la tecnologia.

 
grazie per la tua risposta efficiente
ma GAVES me un altro problema:
Se si desidera Vgs poi fare in modo che corrisponda L piccoli, perché?

 
Per Vgs in modo che corrisponda sostanzialmente W / L deve essere di grandi dimensioni.Questo può essere visto se si differenziano l'equazione attuale assumendo corrente costante, ma Vgs e V variabili derivabile.Vedi appendice d'Arte di Analog layout o grigio e Meyer.
ΔL per una tecnologia è la differenza nella lunghezza disegnate e la lunghezza effettiva in silicio.

 
Salve
Infatti, mentre le tendenze techmology farci avere lunghezza di canale per i transistor più piccoli, l'acconto non è molto bello per la progettazione analogica in quanto tensione di alimentazione deve essere ridotta (per una buona affidabilità); circuiti analogici in modo spesso non progettati con lunghezza minima di canale ammissibile ( 0.18u cioè per 0.18um processo CMOS) al fine di evitare effetti di canale corto!
ma dal momento che per un amout specifico di resistenza la corrente di uscita dipende molto dalla Vds pregiudizi e L di transistor, in modo da avere maggiore guadagno DC per applicazioni ad alta velocità (in particolare in applicazioni a bassa tensione) L deve essere grande e di avere un determinato W / rapporto L, berretti parassitarie.inoltre è aumentata.
Qui vengono introdotti CAD per la progettazione ottimale, ma molti anni di esperienza può aiutare (analogico) designer.
Spero di essere utile, se si vuole fare clic su "Help me" pulsante, ma non costa!

Saluti,
SAZ

 
L è detemined prendendo in considerazione gli errori sistematici ed errori casuali anche ....

 
ricorrere a dei piccoli L quando si vuole ridurre il flick-rumore

 

Welcome to EDABoard.com

Sponsor

Back
Top