Banca in FPGA?

R

richardyue

Guest
Qual è la banca in FPGA?L'ho visto molte volte nella struttura di base di FPGA.Ma che cosa è?Perché abbiamo bisogno di banche in FPGA e qual è la funzionalità di questa parte?Grazie in anticipo.

 
In FPGA Xilinx, una banca è un gruppo di I / O pin che condividono una risorsa comune, come ad esempio un alimentatore o una corrente di uscita di riferimento.Rende più facile la FPGA per la produzione (meno costosi), e può ridurre il numero di pin del dispositivo, ma limita anche la scelta dei programmabili I / O di tipi a seconda di quale pin si sceglie.

 
Ho capito.Ma in FPGA, ci sono più di un alimentatore?Vuoi spiegare nel dettaglio?Adesso capisco perché usiamo le banche in FPGA in base alla sua risposta, ma io non capisco come la banca opera nel FPGA.Grazie in anticipo.

 
FPGA diversi hanno architetture banca differente.Alcuni FPGA non hanno alcun banche.Alcuni FPGA hanno più alimentatori, gli altri hanno solo uno.Le banche e gli alimentatori non sono necessari relativi alla vicenda.È necessario leggere attentamente il foglio di dati specifici per il tuo FPGA.

 
Ciao, echo47,
Grazie per il vostro aiuto.I will post sciocca domanda di nuovo.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Sorriso" border="0" />

A mio parere, si connette un dispositivo solo una fonte di tensione.Ad esempio, uno specifico dispositivo può avere porte d'ingresso e di uscita, orologio, tensione, terreno, ecc Perché ci sono fonte di energia così tanti?

 
e questo riguarda in realtà per il layout del circuito integrato, che si tratti di un FPGA, ASIC o microprocessore.una cosa da tenere a mente è che la fonte di "potere" è la stessa.a livello micro e nano sua sempre meglio avere più VCC e GND pastiglie.

 
Ciao, samcheetah,
Grazie per il vostro aiuto.Ma non riesco ancora a capire.Vuoi spiegare più in dettaglio.Grazie per il tuo tempo per la mia bird-cervello.

 
ci sono molte situazioni a causa di IC, che i progettisti sono tenuti a fornire più di una pin VCC.IC talvolta richiedono sia 3.3V e 2.5V di alimentazione.la V 2.5 potrebbe essere per il core e 3,3 per l'I / O.

Inoltre, se le parti IC ha sia analogici che digitali, i motivi saranno separate.

Ora, perché è possibile che per un 3.3V ci sono molti pin.Perché non un perno unico per la 3.3V e un PIN unico per la 2.5V??Beh, il motivo è che cant basta prendere 3.3V da un unico blocco ed eseguire attraverso l'intero IC.la resistenza tra pad e che l'ultima sezione del circuito sarà grande.quindi la soluzione è quello di fornire un percorso a bassa resistenza per VCC che è fatto di avere più di un pin di VCC.

Mi auguro che aiuta

 
salve,
A seconda della tecnologia FPGA ha bisogno della fonte di alimentazione.
VCCIO - I / O Banca di tensione (livello di tensione specifiche supportate)
VCCINT-Core Voltage (fisso)
Saluti
alt007

 
Ciao, samcheetah,
Grazie per la tua preziosa informazione.Apprezzo molto il vostro aiuto.Ho ancora molte domande su FPGA.Spero che tu possa continuare a darmi una mano.E 'molto bello che ci siano così tante persone gentili che sono in attesa da qualche parte per aiutare i miei problemi.

 
Uno degli esempi perché ci sono molti VCC è tht per il mondo esterno, la necessità di FPGA per essere compatibile wth il TTL 3.3V (per esempio) ...così il blocco IO avrebbe bisogno di usare 3.3V ...

ma per ridurre il potere perduto (durante la commutazione) ..il nucleo VCC sarebbe preferibile usare di tensione ...come sappiamo il potere di commutazione perso è proporzionale al ˛ VCC

saluti
sp

 

Welcome to EDABoard.com

Sponsor

Back
Top