M
Mestc
Guest
Ciao a tutti,
Nice to meet you here!
Come posso disegnare un BOOTSTRAP Bias circuiti di avvio?Qualcuno mi ha detto di aggiungere un PAC tra Porta del PMOS a Vss, ma questo forse non si avvia quando lentamente all'avvio.
Ho guardato per gli atti e documenti, ma ancora trovare nothing.who mi può aiutare?
Requisiti:
1, BOOTSTRAP start up quando VDD> Vsgp.(prima, tanto meglio)
2, Auto chiuso dopo l'avvio, n. Consumo attuale l'avvio circuiti (più piccolo è il migliore)
Processo è: 24v HV, 0.5um CMOS.
grazie!a proposito, io sono dalla Cina, la speranza per discutere di progettazione IC di più con voi.
Nice to meet you here!
Come posso disegnare un BOOTSTRAP Bias circuiti di avvio?Qualcuno mi ha detto di aggiungere un PAC tra Porta del PMOS a Vss, ma questo forse non si avvia quando lentamente all'avvio.
Ho guardato per gli atti e documenti, ma ancora trovare nothing.who mi può aiutare?
Requisiti:
1, BOOTSTRAP start up quando VDD> Vsgp.(prima, tanto meglio)
2, Auto chiuso dopo l'avvio, n. Consumo attuale l'avvio circuiti (più piccolo è il migliore)
Processo è: 24v HV, 0.5um CMOS.
grazie!a proposito, io sono dalla Cina, la speranza per discutere di progettazione IC di più con voi.