Avvio di Bootstrap attuale Bias (High Voltage applicazione)

M

Mestc

Guest
Ciao a tutti,
Nice to meet you here!
Come posso disegnare un BOOTSTRAP Bias circuiti di avvio?Qualcuno mi ha detto di aggiungere un PAC tra Porta del PMOS a Vss, ma questo forse non si avvia quando lentamente all'avvio.
Ho guardato per gli atti e documenti, ma ancora trovare nothing.who mi può aiutare?

Requisiti:
1, BOOTSTRAP start up quando VDD> Vsgp.(prima, tanto meglio)
2, Auto chiuso dopo l'avvio, n. Consumo attuale l'avvio circuiti (più piccolo è il migliore)
Processo è: 24v HV, 0.5um CMOS.

grazie!a proposito, io sono dalla Cina, la speranza per discutere di progettazione IC di più con voi.

 
Hi Mestc,
la Allan / libro Holberg dovrebbe fornire una possibile soluzione al tuo pb., s.pp.40 e 41 del suo primo capitolo (pp. 181 e 182 nel PDF qui sotto).

Credo che la resistenza possa essere sostituito da un PMOS dimensione minima.Se si ha un segnale di abilitazione a disposizione, è possibile disattivare M7 e / o M8 per nessun flusso di corrente @ off.
Cheers, erikl
Ci dispiace, ma è necessario il login per visitare questo allegato

 
Erikl, La ringrazio molto, la tua idea è utile per me, I 'll avere una prova!

 

Welcome to EDABoard.com

Sponsor

Back
Top