aiutare circa 50ns filtro di I2C

S

sadfish

Guest
C'è qualcuno know-how per la progettazione del filtro 50ns per I2C?
E 'utilizzato per filtrare i picchi di segnale in ingresso.
RC è un filtro?qualcuno può darmi una schemactic?

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Crying o molto triste" border="0" />
 
sadfish ha scritto:

C'è qualcuno know-how per la progettazione del filtro 50ns per I2C?

E 'utilizzato per filtrare i picchi di segnale in ingresso.

RC è un filtro?
qualcuno può darmi una schemactic?
<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Crying o molto triste" border="0" />
 
avrei una domanda anche ...
alcune applicazioni utilizza diodi Schottky collegato alla tensione di alimentazione e di terra.Questo è sufficiente per eliminare i picchi o un ulteriore filtro RC necessaria?E poiché diodi hanno intrinseche capacità quando invertita pregiudizi, possiamo solo farne uso?

 
rfdipper ha scritto:

avrei una domanda anche ...

alcune applicazioni utilizza diodi Schottky collegato alla tensione di alimentazione e di terra.
Questo è sufficiente per eliminare i picchi o un ulteriore filtro RC necessaria?
E poiché diodi hanno intrinseche capacità quando invertita pregiudizi, possiamo solo farne uso?
 
salve!ringrazio il tuo guys!
Ma qualcuno può darmi schema di riferimento?
ciò che
è la larghezza di banda del filtro?

 
ciò che il 50ns significa?
non è necessario in combinazione con il VHYS dei seguenti Schmitt trigger?
Poi i segnali strega è la larghezza di impulso inferiore a 50ns non può superare il limite di Schmitt.
Se è così, perché non riesco a usare un segnale strega è il Xor del segnale di ingresso e di 50ns ritardo del segnale di ingresso per il controllo del segnale di ingresso.è inoltre possibile effettuare la strega singal larghezza di impulso inferiore a 50ns non può passare.

 
Vi posso dire quello che ho usato nel mio circuito.
Fondamentalmente ho usato uno Schmitt trigger, dopo che due condensatori (da uno a VDD
e un altro a GND).Ciò sarà equivalente a RC passa-basso, (RI sto riferendo a quella del MOS).Dopo di che è possibile collegare un altro Schmitt trigger.

Così il suo fondo

segnale -> Schmitt trigger-> PAC VDD
e GND-> 2. Schmitt trigger.

Così, per la progettazione, scegliere il condensatore
e quindi la dimensione della prima Schmitt trigger MOS W / L al fine di sopprimere l'impulso 50ns.

Questo impulso di 50ns soppressione significa che se io do 50ns Pulse (la cui logica è giunto il momento di 50ns), quindi non dovrebbe essere il riflesso di uscita per il nucleo lato. (Non ancora glitch).

Ma
c'è una certa ambiguità, Il I2C specifiche non specifica se si tratta di singoli impulsi più o flusso di impulsi.Beacause nel caso, dopo qualche tempo, il circuito inizia a rispondere il flusso di impulsi come i punti interni non hanno tempo per il discarico al valore stazionario.

 
Perché si dont costruito un acceso ritardo filtro per sopprimere il segnale di 50ns?E 'questo che volete?Spiegare di più per favore.

È possibile passare con un unico SPST-Polo-Signle Throw.

 
djalli,

stai dicendo a me.Ho appena portati alla progettazione da 0.18u a 0.13u tecnologia CMOS.Ho trovato il metodo che ho usato per essere molto più semplice
e efficace.

 
Se avete costruito un filtro passa immediatamente a sopprimere 50ns del segnale, è necessario un altro segnale di clock.Sono d'accordo con rajesh13, la sua risoluzione è più semplice
e efficace.

 

Welcome to EDABoard.com

Sponsor

Back
Top