P
PeterChow
Guest
Salve
Ho avuto un problema durante il mio processo di design, si tratta di Virtex2 globale orologio pin.
In essa
la scheda ci sono espressioni come questa:
-------------------------------------------------- ---------------------------------------------
Il primo (GCLKP) e secondaria (GCLKS) orologio non hanno alcun rapporto di cuscinetticon il P-side e la N-lato del differenziale orologio ingressi.
In banche 0 e 1, la GCLKPcorrisponde alla N-lato, e la GCLKS P corrisponde al lato di un differenziale di clock in ingresso.
In banche 4 e 5, questa corrispondenza è invertito.
-------------------------------------------------- ---------------------------------------------
Ora devo trovare differenziale orologio uscita (segnali: lvpecl_clk_n e lvpecl_clk_p) da Virtex2, così come devo collegare il differenziale pin? Sono perplesso con le espressioni.
Supponiamo che è in Bank0, il segnale differenziale lvpecl_clk_n deve essere GCLKP o GCLKN?
GrazieAggiunto dopo 26 minuti:Ho paura, ho commesso un errore, quando viene utilizzato come percorso globale orologio, la direzione del globale orologio sono input.So pin se voglio uno lvpecl differenziale orologio da loro, essi possono solo essere considerato come normale pins.So il IO P-lato del pin deve essere collegato al P-laterale del segnale, e così come la N-pin lato e signals.It è? Grazie.
Ho avuto un problema durante il mio processo di design, si tratta di Virtex2 globale orologio pin.
In essa
la scheda ci sono espressioni come questa:
-------------------------------------------------- ---------------------------------------------
Il primo (GCLKP) e secondaria (GCLKS) orologio non hanno alcun rapporto di cuscinetticon il P-side e la N-lato del differenziale orologio ingressi.
In banche 0 e 1, la GCLKPcorrisponde alla N-lato, e la GCLKS P corrisponde al lato di un differenziale di clock in ingresso.
In banche 4 e 5, questa corrispondenza è invertito.
-------------------------------------------------- ---------------------------------------------
Ora devo trovare differenziale orologio uscita (segnali: lvpecl_clk_n e lvpecl_clk_p) da Virtex2, così come devo collegare il differenziale pin? Sono perplesso con le espressioni.
Supponiamo che è in Bank0, il segnale differenziale lvpecl_clk_n deve essere GCLKP o GCLKN?
GrazieAggiunto dopo 26 minuti:Ho paura, ho commesso un errore, quando viene utilizzato come percorso globale orologio, la direzione del globale orologio sono input.So pin se voglio uno lvpecl differenziale orologio da loro, essi possono solo essere considerato come normale pins.So il IO P-lato del pin deve essere collegato al P-laterale del segnale, e così come la N-pin lato e signals.It è? Grazie.