4 input numeri BCD in kit Spartan3 di Digilentinc.

T

TRUNGDPHAN

Guest
Voglio scrivere codice per l'ordine di ingresso 4 numeri BCD utilizzando il kit di Digilentinc Spartan 3.Ma il mio codice è sotto gli errori:don't appear to assign pin.

Alcune porte in disp_comp.vhd
non sembrano assegnare pin.)is warned "UNUSED".

Alcune porte che ho dichiarato il codice per loro (in display.vhd)
è avvertito "non utilizzati".
Please help me correggere questi errori.Thanks a lot!
Si prega di vedere il mio codice in allegato.

 
Caro amico,
Il tuo stile di codifica è solo killer!Sono andato codice ur thro 'accuratamente.
E vi consiglio di riscriverlo in un modo completamente diverso, tenendo
considerazioni i seguenti punti.

1.Le persone più importanti errore fare è che trattano HDL come qualsiasi
linguaggio di programmazione.Ricordo HDL significa "Descrizione dell'hardware
Lingua ". Vi è una certa harware sono si supponga di descrivere utilizzando
HDL.
2.Questa è un'epoca di progettazione logica sincrona.FPGA sono progettati per funzionare al meglio
con la logica sincrona.Ciò significa che si deve avere clk e reset come inevitabile
ingressi.In clk FPGA e reset ha dedicato routing risorse nette, che sono
utilizzabili solo se il design è uno sincrono.
3.Quando si legge ingressi ur passa da non dimenticare per evitare il bouncing loro!
Puoi trovare maggiori informazioni debounce interruttori in Art of Electronics di Paul
Horowitz, Winfield Hill.
Hope this helps!

 

Welcome to EDABoard.com

Sponsor

Back
Top